VeriTiger-V19P

VeriTiger-V19P 是一款基于 Xilinx Virtex UltraScale+ XCVU19P FPGA 的安全可靠、 性能优越的原型验证系统, 为实现 SoC/ASIC/IP 的原型验证与仿真加速提供更加便利、 更加专业、 更加标准的硬件平台,结合运行时管理软件 PWD 与仿真加速软件 Semu,为用户提供监测、自检、验证、调试、管理与仿真加速等多种功能,提升项目开发效率,缩短仿真验证时间。

下载数据手册 请求报价
  • 产品特征
  •  FPGA信息

Xilinx Virtex UltraScale+ XCVU19P,满足4800万ASIC门的设计验证,8938K系统逻辑单元,75.9Mb Block RAM,3840 DSP Slices

  • 接口资源

HSPI2-MGT标准连接器*4共支持32路GTY通道;HSPI2-DQS标准连接器*4;HSPI2-CAC标准连接器*4;HSPI2-LVDS标准连接器*24;支持574路LVDS差分对;所有HSPI2插座共提供1644个IO;QTH-MGT标准连接器*2,支持4个GTY通道和24个单端信号;DDR4 标准SO-DIMM接口*2,支持72bit ECC;独立按键*4,四位拨码开关*2,自定义LED灯*8

  • 时钟资源

10路可编程差分时钟;1路20MHz单端时钟,1路27MHz单端时钟;8路QTH差分时钟输入,8路QTH差分时钟输出;前面板8路可编程差分时钟输出;2路可控推进的专用ZCLK时钟;2路可编程的全局可控SCLK时钟

  • 产品规格

尺寸:340*220*95 (mm);重量: 3.5 Kg;功率: 最高可达150W

  • 监测功能

支持电压电流监测,支持FPGA芯片温度监测,支持过压过流断电保护,支持系统运行状态监测,支持子卡状态监测,支持风扇转速自动调整及静音模式

  • 配置模式

支持USB-JTAG下载,支持以太网-JTAG下载,支持SDCard配置,支持USB-Selected Map下载,支持以太网-Selected Map下载

  • 调试功能

支持虚拟管脚,支持子板复位,支持网表分割与系统时序分析,支持可编程可推进的ZCLK时钟,支持深度调试波形触发与显示,支持Semu仿真加速

  • 管理功能

支持多用户注册,支持管理员权限,支持在线固件更新,支持Dman子板管理软件,支持多设备管理,支持套件加密和通信,支持硬件自检测试