ICDIA 2022
2022年8月25-26日(本周四、周五),由中国集成电路设计创新联盟、中国半导体行业协会集成电路设计分会、“核高基”国家科技重大专项总体专家组等组织联合主办的“中国集成电路设计创新大会暨IC应用博览会(ICDIA 2022)”将在无锡太湖国际博览中心举行。
大会将汇集国内集成电路领域行业专家、意见领袖、领军设计应用企业,共同探讨后疫情时代及大国摩擦背景下集成电路设计业创新机遇与挑战。
亚科鸿禹作为原型验证和硬件仿真加速器EDA工具及解决方案资深供应商受邀参展,亚科鸿禹087号展位诚邀您近距离感受原型验证和融合硬件仿真加速器的强大魅力,更有精彩小剧场演讲邀您解锁。
演讲预告
亚科鸿禹087号展位特别设计2场EDA软件主题小剧场演讲,让现场观众零距离感受亚科鸿禹两款工程实现软件的优势特征及操作流程。
场次1:25日15:20-15:40
主题:《hsTrace深度调试工具加速设计验证》
主讲人:亚科鸿禹市场总监 白建东
内容概述:
集成电路设计的规模和复杂度不断攀升,IP集成和系统验证过程中对信号的可见性和可调试性要求非常迫切。hsTrace可以为用户提供RTL级的在线调试手段,可以灵活设定触发条件,观测目标信号的取样值,从而协助用户快速定位复杂问题。相较于FPGA原生的在线调试工具,hsTrace有以下几个特征:
◆ 采样的波形数据存储在外置的存储单元,不占用FPGA片上RAM资源,为用户节省大量的RAM空间;
◆ 外接存储容量最高可支持16GB的存储空间,提高波形采样的周期性;
◆ 支持10组独立采样通道,每个通道支持4Kbits信号;
◆ 波形数据通过高速传输接口实现,从而保证了数据解析的实时性;
◆ 用户可以设置多种触发模式:无条件触发,单次触发,循环触发;
◆ 支持多颗FPGA的级联调试,从而实现系统级的调试支持;
◆ 支持RTL和IP作为输入文件,支持post synthesis的工程模式。
25日15:20-15:40,亚科鸿禹市场总监白建东将在ICDIA现场,亚科鸿禹087号展位呈现hsTrace的工具优势及操作流程,欢迎各位设计用户现场解锁。
场次2:26日11:00-11:20
主题:《 面向超大规模设计的并行综合导入与自动分割实现,提升验证效率》
主讲人:亚科鸿禹方案支持事业部总监 于兆杰
内容概述:
随着多种图像处理器、人工智能加速算法、大数据采集、多处理器等前沿应用方向发展,各种GPU、TPU、XPU等大逻辑量的IP被集成至单颗芯片内,SoC/ASIC的设计规模指数级增长,随之带来仿真验证数据处理量的指数级膨胀,综合时间过长成为前沿SoC设计的一大阻碍。
亚科鸿禹立足整个设计在FPGA中进行综合耗时过长的应用难题,推出hsSynth高效并行逻辑综合解决方案,直击大规模数字设计“综合时间长、代码迭代频率高”的市场痛点,打破设计综合“循序渐进”的惯性执行模式,创新性的对RTL设计尤其是大型设计做模块拆分定义,采用多模块同步并行的执行模式,实现综合流程的多倍提速。
26日11:00-11:20,亚科鸿禹方案支持事业部总监于兆杰将在ICDIA现场,亚科鸿禹087号展位呈现hsSynth高效并行逻辑综合解决方案的优势特征及操作演示,欢迎各位设计用户驻足聆听。