Emulator突破 | 亚科鸿禹发布全新升级版融合硬件仿真加速器HyperSemu®!


升级发布   2023/05/18 

2023年05月18日,无锡亚科鸿禹电子有限公司面向全球数字芯片开发客户发布全新升级版融合硬件仿真加速器--HyperSemu!

亚科鸿禹团队致力于自主知识产权的硬件仿真加速EDA工具研发与应用近10年,是国产Emulator破冰供应商,创新产品--Semu融合硬件仿真加速器以指数级仿真加速等优势获得广泛专业用户的大力青睐,是目前唯一经过市场充分验证迭代的国产硬件仿真加速器产品。

本次全新升级、重磅发布的HyperSemu Emulator 基于近年来数字芯片设计领域对硬件仿真加速工具更高的技术要求和更加迫切的应用需求,结合Semu Emulator在数字开发用户侧的广泛应用实践,继承了上一代产品 “全流程智能编译、 指数级仿真加速、最大化ROI ”等高性能、高回报率优势,同时着重提升编译速度、丰富调试手段、升级易用体验。 

微信900_383.png

HyperSemu Emulator基于大量工程应用实践深度创新研发,由灵活可扩展的硬件验证整机和编译、运行、调试软件生态构成,提供可扩展验证容量、全流程智能编译、指数级仿真加速、强大调试能力,实现了多项创新突破,适用于各领域中大规模数字芯片设计仿真加速验证场景,为 5G、人工智能、汽车电子、物联网等前沿数字芯片开发提供极致ROI的多元仿真验证加速解决方案。

HyperSemu® 高亮优势  

编译流程多倍提速

HyperSemu支持亚科鸿禹自主研发的高效并行逻辑综合解决方案,对大规模设计进行RTL级模块划分并执行多模块并行综合,实现综合流程的多倍提速;支持增量编译,设计迭代仅需重新综合修改的子模块,极大缩短迭代综合进程。 

仿真效率指数级提升

HyperSemu可提供16个Primary时钟,支持在Runtime阶段灵活配置,适用于多时钟域设计的高效验证;HyperSemu基于大量工程实践优化运行性能,实现仿真效率的指数级提升。

调试手段丰富高效

HyperSemu支持灵活设置多种信号触发方式、支持信号全可见、支持对任意信号的波形实时抓取,支持硬件断点、静态探针回读、动态扫描链回读、故障注入等丰富调试手段,实现调试效率的显著提升。

多模式应用加速开发

HyperSemu支持软硬件协同仿真(Co-Simulation)、事务级仿真(Transaction-Based Verification)、在线仿真(In-Circuit Emulation)等多场景应用仿真模式,根据应用场景实现最高加速比的仿真实践;支持Hybrid混合仿真,实现更早期的架构验证和软硬件协同开发,显著左移开发周期。 

文章配图942-528.png

 HyperSemu® 关键创新  

1,融合FPGA原型验证和硬件仿真加速功能,通过不同的软件生态在同一套硬件系统实现双重验证功能

2,提供丰富Transactor库,支持SPI、JTAG、UART、GPIO、AMBA3/4系列、STREAM等常用类型,支持应用场景定制

3,支持分布式并行综合,支持增量编译,实现编译及迭代流程的多倍提速

4,提供丰富 Debug API 接口,可在 CTB/SVTB 中直接调用;支持Debug和Regression调试模式,最大化不同验证阶段的调试效率

5,支持服务器集群环境下多用户编译,大幅提升工具及团队产率

6,全面升级界面、简化操作,支持 GUI/Batch/交互式Command 模式,满足更多使用场景操作需求


随着芯片规模和复杂度急剧增长,给数字前端功能验证工作带来了极大的挑战,越来越多的开发团队选择部署硬件仿真加速器实现设计的功能仿真加速验证。我们团队着眼于高性能、强易用性、部署简单等开发需求,推出新一代硬件仿真加速器HyperSemu!HyperSemu有着更高的性价比、更简洁的流程、更丰富的Debug手段等特点,能够更好更快地帮助客户完成功能验证工作,显著缩短产品上市时间。

-- 吕旭东

            亚科鸿禹验证产品高级总监


亚科鸿禹HyperSemu Emulator已通过系统的软硬件测试并顺利完成多个测试用例的全流程运行,欢迎各领域数字芯片开发企业试用评估,欢迎联系亚科鸿禹销售和技术支持团队获取产品详细信息、进行技术交流、沟通项目细节:hypersilicon@hypersilicon.com

关于亚科鸿禹 

无锡亚科鸿禹电子有限公司,成熟的一站式SoC/ASIC仿真验证产品及解决方案供应商,国内最早从事FPGA原型验证和硬件仿真加速器工具的研发与应用团队之一。率先推出国内首款桌面级硬件仿真加速器产品,实现该领域技术破冰。在华大九天的全面支持下,着力部署 “FPGA 原型验证矩阵”、“企业级硬件仿真加速器”、“ESL高阶设计语言编译和仿真工具”、“逻辑综合器”等多款数字前端核心 EDA 工具的研发与市场推广,致力于成为“中国领先的数字前端 EDA 工具供应商”,助力国产数字 EDA 全流程自主可控。 
公司总部位于江苏无锡,在北京、上海、深圳、合肥设有研发中心,西安、成都设有办事处,拥有近两百人的人才团队,由具有20余年国际仿真验证从业背景的领域专家领衔,核心成员平均超过15年国内外知名EDA企业从业经验。公司与清华大学、合肥工业大学、江南大学等知名高校在EDA技术研发和人才培养方面保持长期产学研合作,共同推动国产EDA产业进程,助力中国半导体产业发展。公司的VeriTiger®系列原型验证产品和HyperSemu®硬件仿真加速器广泛服务于国内外知名集成电路设计企业、院校和研究所,应用于5G、人工智能、自动驾驶、AIoT、存储等前沿领域,全球累计用户超500家。